تبلیغات X
سفارش بک لینک
آموزش ارز دیجیتال
ابزار تادیومی
خرید بک لینک قوی
صرافی ارز دیجیتال
خرید تتر
خدمات سئو سایت
چاپ ساک دستی پارچه ای
چاپخانه قزوین
طراحی سایت در قزوین
چاپ ماهان
چاشنی باکس
کرگیری
کرگیر
هلدینگ احمدخانی قم
https://avalpack.com
طراحی سایت و سئو سایت پزشکی و کلینیک
همکاری در فروش
لوله‌ پلی‌ اتیلن
خرید فارماتون کودکان
نوروفیدبک در مشهد
techtip




مباحث جدید زیرآستانه ای در فناوری نيمه هادى اکسيد فلزى تکميلى 65 ... s
به وبلاگ ما خوش آمدید - لطفا صفحه را تا پایان مشاهده کنید
مباحث جدید زیرآستانه ای در فناوری نيمه هادى اکسيد فلزى تکميلى 65 ...
ترجمه مقاله مباحث جدید زیرآستانه ای در فناوری نيمه هادى اکسيد فلزى تکميلى 65 نانومتری
عنوان انگلیسی مقاله: New Subthreshold Concepts in 65nm CMOS Technology
عنوان فارسی مقاله:  مباحث جدید زیرآستانه ای در فناوری نيمه هادى اکسيد فلزى تکميلى 65 نانومتری.
دسته: برق و الکترونیک
فرمت فایل ترجمه شده: WORD (قابل ویرایش)
تعداد صفحات فایل ترجمه شده: 16
ترجمه ی سلیس و روان مقاله آماده ی خرید می باشد.
_______________________________________
چکیده ترجمه:
در این مقاله، در مورد چالش های مختلف کار در ناحیه زیرآستانه ای  در مدارهای با فناوری CMOS 65 نانومتر، بحث می شود. مدارهای گوناگونی برای یافتن بهترین آرایش در ناحیه کاری زیرآستانه ای مورد بررسی قرار می گیرد و در کار با ولتاژهای تغذیه بسیار پایین شبیه سازی می گردد. برای پشتیبانی از مباحث نظری انجام شده، آرایش های گوناگون مداری مورد آزمایش و شبیه سازی قرار می گیرد. جنبه های گوناگون مدارهای فلیپ فلاپ با جزییات تشریح می شود تا بهترین توپولوژی برای استفاده در ولتاژهای تغذیه بسیار پایین و کاربردهای بسیار کم توان بررسی شود. نتایج شبیه سازی نشان می دهد مصرف توان در مدارهای پیشنهادی این مقاله، مقایسه با دیگر فلیپ فلاپ ها حداقل 23% کاهش می یابد. همچنین زمان راه اندازی  و زمان نگهداری نیز بهبود می یابد.
کلمات کلیدی: ولتاژ پایین، کم توان، زیرآستانه، مقیاس نانو
1-مقدمه:
در چند سال اخیر، تلاشهای زیادی در جهت تحقیق و توسعه مدارهای کاربردی کم توان برای گرههای حسگری بی سیم تغذیه شده با باتری صورت گرفته است. اخیرا تعدادی از مقالات در این زمینه، در رابطه با استفاده از حوزه زمانی ADC به جای حوزه دامنه بحث کرده اند [1] – [4]. در مقالات مذکور، مبدل ها را می توان تماما از مولفه مداری دیجیتال ایجاد کرد ، اما این کار شرایط بسیار بسته ای را برای مقایسه گر  و مدار نمونه بردای  ایجاد خواهد کرد. برای مطابقت با این شرایط، باید فلیپ فلاپ های کم توان و پرسرعت با احتمال کم زیرپایداری طراحی شود. در سالهای اخیر، با کوچک شدن مقیاس های مداری در ابعاد اتمی، جریان های نشت مداری افزایش چشمگیر داشته است که منجر به اتلاف توان بالاتر می شود. 

ترجمه مقاله مباحث جدید زیرآستانه ای در فناوری نيمه هادى اکسيد فلزى تکميلى 65 نانومتری
عنوان انگلیسی مقاله: New Subthreshold Concepts in 65nm CMOS Technology
عنوان فارسی مقاله:  مباحث جدید زیرآستانه ای در فناوری نيمه هادى اکسيد فلزى تکميلى 65 نانومتری.
دسته: برق و الکترونیک
فرمت فایل ترجمه شده: WORD (قابل ویرایش)
تعداد صفحات فایل ترجمه شده: 16
ترجمه ی سلیس و روان مقاله آماده ی خرید می باشد.
_______________________________________
چکیده ترجمه:
در این مقاله، در مورد چالش های مختلف کار در ناحیه زیرآستانه ای  در مدارهای با فناوری CMOS 65 نانومتر، بحث می شود. مدارهای گوناگونی برای یافتن بهترین آرایش در ناحیه کاری زیرآستانه ای مورد بررسی قرار می گیرد و در کار با ولتاژهای تغذیه بسیار پایین شبیه سازی می گردد. برای پشتیبانی از مباحث نظری انجام شده، آرایش های گوناگون مداری مورد آزمایش و شبیه سازی قرار می گیرد. جنبه های گوناگون مدارهای فلیپ فلاپ با جزییات تشریح می شود تا بهترین توپولوژی برای استفاده در ولتاژهای تغذیه بسیار پایین و کاربردهای بسیار کم توان بررسی شود. نتایج شبیه سازی نشان می دهد مصرف توان در مدارهای پیشنهادی این مقاله، مقایسه با دیگر فلیپ فلاپ ها حداقل 23% کاهش می یابد. همچنین زمان راه اندازی  و زمان نگهداری نیز بهبود می یابد.
کلمات کلیدی: ولتاژ پایین، کم توان، زیرآستانه، مقیاس نانو
1-مقدمه:
در چند سال اخیر، تلاشهای زیادی در جهت تحقیق و توسعه مدارهای کاربردی کم توان برای گرههای حسگری بی سیم تغذیه شده با باتری صورت گرفته است. اخیرا تعدادی از مقالات در این زمینه، در رابطه با استفاده از حوزه زمانی ADC به جای حوزه دامنه بحث کرده اند [1] – [4]. در مقالات مذکور، مبدل ها را می توان تماما از مولفه مداری دیجیتال ایجاد کرد ، اما این کار شرایط بسیار بسته ای را برای مقایسه گر  و مدار نمونه بردای  ایجاد خواهد کرد. برای مطابقت با این شرایط، باید فلیپ فلاپ های کم توان و پرسرعت با احتمال کم زیرپایداری طراحی شود. در سالهای اخیر، با کوچک شدن مقیاس های مداری در ابعاد اتمی، جریان های نشت مداری افزایش چشمگیر داشته است که منجر به اتلاف توان بالاتر می شود. 


برچسب ها : ,,,,,
| لینک ثابت | نسخه قابل چاپ | امتیاز :
rss نوشته شده در تاریخ 1393/6/12 و در ساعت : 10:18 - نویسنده : barghproject
آخرین مطالب نوشته شده
  • ذکر روز دوشنبه: یا قاضی الحاجات
  • آموزشی رایتینگ آزمون آیلتس آکادمیک : همراه با نمونه رایتینگ های با نمره 7
  • بسته آموزشی رایتینگ آزمون آیلتس آکادمیک همراه با نمونه رایتینگ های با نمره 7
  • تجزيه و تحليل موتور DC بدون مكنده با استفاده از تئوری تابع سیم پیچ همراه با ترجم
  • بسته خودآموز آموزش رایتینگ آزمون آیلتس آکادمیک همراه با نمونه رایتینگ های با نمر
  • آموزش گام به گام ارسال مقاله ISI به ناشر Elsevier
  • دانلود گزارش کارآموزی برق قدرت ، پستهای ۶۳، ۲۳۰، ۴۰۰ کیلو ولت
  • رویکرد تکاملی جدید برای مشکل خوشه بندی متعادل بار در شبکه های حسگر بی سیم
  • تاثیر نقص لبه ای و نوسانات بالقوه در خواص انتقال نانو روبانهای گرافن همراه با تر
  • دو نمونه جدید با قدرت كم و كارایی بالا
  • گزارش کارآموزی رشته مهندسی برق در پست برق مترو
  • گزارش کارآموزی رشته مهندسی برق در شرکت فنی حفاظتی
  • دانلود ترجمه مقاله کنترل فازی تطبیقی برای کنترل کشتی ترکیبی براساس شناسایی جاده
  • بررسی انواع پستهای فشارقوی و تجهیزات آن
  • سلول های خورشیدی و مواد تشکیل دهنده سلول های خورشیدی
  • CLEARANCE در خطوط هوایی و پست های فشارقوی
  • رابط الکترونیک قدرت با کنترل کننده پردازشگر دیجیتال سیگنال
  • دانلود بسته ویژه آموزش رایتینگ آزمون آیلتس آکادمیک همراه با نمونه رایتینگ های با
  • آموزش مرحله ای ارسال مقاله ISI به ناشر Elsevier
  • مقاله تکنیک توسعه طرح خودکار حذف بار برق
  • Copyright © 2010 by http://barghproject.samenblog.com